茲揭示一種低功耗內(nèi)容可定址記憶體(CAM)架構(gòu)。其中,CAM陣列之匹配線被分段成預(yù)搜尋部與主搜尋部。發(fā)出搜尋命令後,即在匹配線之預(yù)搜尋部上進(jìn)行預(yù)搜尋作業(yè)。若預(yù)搜尋結(jié)果為匹配,則在匹配線之主搜尋部上接著進(jìn)行主搜尋。若預(yù)搜尋結(jié)果為失配,則使主搜尋失效,因此匹配線之主搜尋部上沒有功耗散。預(yù)搜尋與主搜尋作業(yè)可為管線式處理,以維持高產(chǎn)出量與最低潛候期。其中亦使用一匹配線感測(cè)電路偵測(cè)匹配線預(yù)搜尋及主搜尋部上的電流,以進(jìn)一步降低功耗。匹配線系與感測(cè)電路之感測(cè)節(jié)點(diǎn)解耦,以便達(dá)成更高的感測(cè)速度與改進(jìn)的感測(cè)裕度,同時(shí)使用模擬匹配線產(chǎn)生定時(shí)控制信號(hào),以閂鎖匹配線感測(cè)電路之輸出。各匹配線最初先預(yù)充電至一以接地電勢(shì)代表的落空狀況,然后再加速預(yù)充電至一低于VDD的預(yù)設(shè)電壓電勢(shì)位準(zhǔn),以克服收尾之寄生電流,并使匹配線之電壓擺幅減至最小,以節(jié)省電力。
聲明:
“低功耗內(nèi)容可定址記憶體架構(gòu)” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請(qǐng)聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)