本發(fā)明涉及現(xiàn)場總線技術(shù)領(lǐng)域,具體的說是一種基于簡化FTA方法的數(shù)控裝置硬件安全保護方法及裝置。裝置包括內(nèi)含Microblaze處理器的FPGA,高精度計時時鐘,數(shù)控系統(tǒng)現(xiàn)場總線接口、高速數(shù)字及模擬量采集I/O輸入接口電路,I/O輸出控制接口電路。步驟包括進行數(shù)控裝置電源單元、數(shù)控系統(tǒng)現(xiàn)場總線單元、主處理器單元、顯示控制驅(qū)動單元的數(shù)字及模擬量信號的采集計算,利用簡化FTA算法計算系統(tǒng)失效概率,并基于故障樹方法實時計算判斷硬件運行狀態(tài),并在預(yù)測到系統(tǒng)安全失效概率達到閾值時,通過預(yù)先設(shè)定的多級保護操作功能,對系統(tǒng)進行保護。本發(fā)明具有實現(xiàn)簡單,占用資源少的優(yōu)點。
聲明:
“基于簡化FTA方法的數(shù)控裝置硬件安全保護方法及裝置” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)