本發(fā)明公開了一種具有時(shí)鐘控制電路的
芯片及時(shí)鐘控制方法,時(shí)鐘控制電路,應(yīng)用于芯片,芯片內(nèi)設(shè)置有第一時(shí)鐘源,時(shí)鐘控制電路包括失效檢測(cè)電路與時(shí)鐘選通電路;失效檢測(cè)電路分別連接第一時(shí)鐘源和預(yù)設(shè)的第二時(shí)鐘源,失效檢測(cè)電路用于檢測(cè)芯片的主時(shí)鐘源是否失效,其中芯片的主時(shí)鐘源為第一時(shí)鐘源或第二時(shí)鐘源;時(shí)鐘選通電路分別連接失效檢測(cè)電路、第一時(shí)鐘源和第二時(shí)鐘源,時(shí)鐘選通電路用于根據(jù)失效檢測(cè)電路的輸出信號(hào),在芯片的主時(shí)鐘源失效時(shí),切換芯片的主時(shí)鐘源。本發(fā)明提供的芯片需求選不同時(shí)鐘源作為芯片時(shí)鐘,并通過(guò)時(shí)鐘控制電路,能夠及時(shí)地進(jìn)行時(shí)鐘源切換,給芯片系統(tǒng)足夠的安全保障措施。
聲明:
“時(shí)鐘控制電路、芯片及時(shí)鐘控制方法” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請(qǐng)聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)