串行通道中的每個接收器電路均生成與主時鐘信號對齊的同步時鐘信號以允許無損壞地將數(shù)據(jù)同步傳送到主時鐘域上。每個接收器電路中的串并轉(zhuǎn)換器電路響應(yīng)于同步時鐘信號中的一個同步時鐘信號將串行數(shù)據(jù)信號轉(zhuǎn)換為并行數(shù)據(jù)信號。相位檢測電路基于同步時鐘信號和主時鐘信號之間的相位偏移生成相移的指示。時鐘信號生成電路基于相移的指示提供對同步時鐘信號的相位的調(diào)節(jié)。串并轉(zhuǎn)換器電路基于對同步時鐘信號的相位的調(diào)節(jié)來調(diào)節(jié)由并行數(shù)據(jù)信號所指示的比特的位置。
聲明:
“用于并行信號的對齊的技術(shù)” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)